- Артикул:00-01048914
- Автор: Сапожников В.В., Сапожников Вл.В.
- ISBN: 5-283-04605-2
- Обложка: Твердая обложка
- Издательство: Энергоатомиздат (все книги издательства)
- Город: Санкт-Петербург
- Страниц: 224
- Формат: 60х90/16
- Год: 1992
- Вес: 357 г
Книга посвящена вопросам схемотехники самопроверяемых цифровых устройств. Изложены принципы построения самопроверяемых дискретных устройств и их свойства. Рассмотрены основные цифровые схемы, методы синтеза и каталоги тестеров и дешифраторов для кодов с обнаружением ошибок. Описаны система самопроверяемых триггерных устройств и синтез самопроверяемых счетчиков, распределителей, регистров и других типовых узлов вычислительных систем. Приведены методы построения самопроверяемых программных реализаций дискретных устройств в микропроцессорных системах.
Для инженерно-технических работников, занимающихся разработкой дискретных управляющих устройств и микропроцессорных систем.
Оглавление
Предисловие
Глава первая. Принципы построения самопроверяемых дискретных устройств
1.1. Способы задания дискретных устройств
1.2. Свойства самопроверяемых дискретных устройств
1.3. Принципы построения самопроверяемых схем
Глава вторая. Контрольные схемы в самопроверяемых устройствах
2.1. Свойства и характеристики самопроверяемых тестеров
2.2. Тестеры для равновесных кодов
2.3. Синтез тестеров для кодов 2мСм
2.4. Тестеры для кодов nС1
2.4.1. Универсальные методы синтеза 1/n-СПТ
2.4.2. 1/3-тестеры
2.5. Универсальные методы синтеза тестеров для кодов «m из n»
2.6. Синтез быстродействующих m/n-тестеров
2.7. Блочная реализация тестеров
2.8. Каталоги m/n-тестеров
Глава третья. Схемы контроля и дешифрации кодов
3.1. Самопроверяемые схемы контроля кодов с повторением
3.2. Контроль кодов с суммированием
3.3. Тестеры для кодов с проверкой на нечетность (четность)
3.4. Самопроверяемые дешифраторы кодов
Глава четвертая. Самопроверяемые триггерные устройства
4.1. Свойства парафазных схем
4.2. Асинхронный T-триггер
4.3. Универсальный метод синтеза самопроверяемых триггерных устройств
4.4. Асинхронный D-триггер
4.5. Триггеры с двумя входами
4.6. Триггеры с динамическим управлением.
4.7. Двухступенчатые триггеры
4.8. Синтез самопроверяемых ДУ на самопроверяемых триггерах
Глава пятая. Самопроверяемые типовые цифровые устройства
5.1. Двоичные счетчики и регистры
5.2. Распределители
5.3. Генераторы и схемы синхронизации
5.4. Контрольная парафазная логика
5.5. Компараторы и связь с объектами
5.6. Организация контроля избыточных самопроверяемых систем
Глава шестая. Самопроверяемые программные реализации дискретных устройств
6.1. Принципы построения самопроверяемых управляющих программ в микропроцессорных системах
6.2. Программные реализации самопроверяемых тестеров
6.3. Модульное построение самопроверяемых программ
6.4. Интерпретирующая программа вычисления булевых функций
6.5. Программные реализации дискретных устройств с памятью
Список литературы